- 相关推荐
双DSP结构的捷联控制与解算系统设计
设计了基于双DSP结构的捷联控制与解算系统.该系统以高性能的浮点处理器TMS320VC33作为捷联系统实时解算的核心,以TMS320VC5402作为通道控制、数据采集的控制核心.并结合FPGA的组合逻辑和时序逻辑,构成了高集成度的嵌入式系统.该系统具有采样速度快、浮点处理精度高、稳定性好等特点.可以充分满足捷联导航系统的要求.
作 者: 高延滨 孙华 曾建辉 GAO Yan-bin SUN Hua ZENG Jian-hui 作者单位: 哈尔滨工程大学,哈尔滨,150001 刊 名: 微计算机信息 PKU 英文刊名: CONTROL & AUTOMATION 年,卷(期): 2008 24(28) 分类号: V249.3 关键词: 捷联惯导系统 DSP FPGA HPI【双DSP结构的捷联控制与解算系统设计】相关文章:
捷联惯性测量解算方法及测高误差估算04-26
无陀螺捷联惯导系统综述04-27
VFC在捷联惯导数据采集系统中的应用04-26
高压除水环境控制系统的解耦控制04-27
机载武器捷联惯导系统传递对准仿真环境研究04-26
捷联惯性导航系统传递对准的杆臂效应分析04-26
捷联惯性导航系统动静态误差特性分析研究04-27
基于DSP空间矢量控制的矩阵变频电源设计04-26
先进控制方法在飞行控制系统设计中的应用04-27